team

Абазян Сурен Сасунович

преподаватель

Описание

Образование:
2020-н.в. Ереванский Государственный Университет, аспирант, в проекте ОКИ
2018-2020 Ержанский государственный университет, степень магистра, в проекте ОКИ
2014-2018 Ереванский Государственный Университет, бакалавр, радиофизика

Рабочий стаж:
2017 - 2020 ЗАО «Синопсис Армения», департамент ПНР, инженер.
2020 - н.в. «Синопсис Армения», специалист университетской программы, суперв.
2019 - н.в.ЕГУ, преподаватель
2020 - н.в.РАУ, преподаватель
2019 - н.в. НПУА, преподаватель

Награды/ Премии:
2020 - Международная олимпиада по микроэлектронике, 2 место

Научные интересы

  • Методы эффективного проектирования интегральных схем за счет улучшения характеристик стандартных ячеек

Список основных публикаций

  • Hayrapetyan, A. G., Margaryan, H. V., Melikyan, K. A., & Abazyan, S. S. (2020). The Method of Impedance of Receiver/Transmitter Calibration in Integrated Circuits with Analog Subtractor. Известия Высоких Технологий, 2, 35–41.
  • Abazyan, S. S. (2020). H-Type Clock Tree Combined with Complex Buffer Tree. Известия Высоких Технологий, 2, 66–71.
  • Abazyan, Suren & Melikyan, Vazgen. (2021). Enhanced pin-access prediction and design optimization with machine learning integration. Microelectronics Journal. 116. 105198. 10.1016/j.mejo.2021.105198.
  • Абазян С.С., Меликян В.Ш. Конструирование шин питания и заземления в интегральной схеме с вставкой фиктивного металлического заполнителя с учетом временных параметров // Изв. вузов. Электроника. 2021. Т. 26. № 3-4. С. 226–233. DOI: https://doi.org/ 10.24151/1561-5405-2021-26-3-4-226-23
  • Աբազյան, Ս. Ս. ԻնտեգրալսխեմաներիսնուցմանևհողանցմանցանցինախագծմանմեթոդՀատոր 74 (2021), համար 2, էջ 197-203
  • Janpoladov, V.A., Petrosyan, A.A., Abazyan, S.S., & Margaryan, H.V. (2020). Random faults injection and simulation in auto-correction circuits. Izvestiya Akademii Nauk Armyanskoj SSR, Seriya Tekhnicheskikh Nauk, 73(1), 171-180.
  • Abazyan, S. S. and Janpoladov, V. A. and Mamikonyan, N. E. (2020) Standard cell pin access checking integration into test design verification. ՀՀԳԱԱՏեղեկագիր: Տեխնիկականգիտություններ, 73 (1). pp. 74-81. ISSN 0002-306X

Дисциплины